طراحی و شبیه سازی مدار مجتمع بازیابی پالس ساعت و داده در نرخ 5 گیگابیت بر ثانیه با روش قفل فاز سریع برای گیرندههای مخابراتی پر سرعت
Authors
Abstract:
در این مقاله به طراحی و شبیه سازی یک مدار مجتمع بازیابی ساعت و دادهی سریع با نرخ دادهی 5 گیگابیت برثانیه با روش فاز میانی پرداخته شده است. مدارهای بازیابی پالس ساعت و داده از اهمیت ویژهای در مخابرات نوری برخوردار هستند و در گیرندههای پرسرعت نقش کلیدی دارند. مدار پیشنهادی با به کارگیری روش فاز میانی و با استفاده از فناوری سی ماس18/0 میکرومتر در شبیه ساز ADS طراحی و شبیه سازی شده است. نتایج حاکی از آن است که این مدار با دیتای ورودی PRBS میتواند دیتا را در زمان بسیار اندک (چند نانو ثانیه) بازیابی کند. مقدار جیتر موجود در دیتای بازیابی شده، 16 پیکو ثانیه به دست آمده است.
similar resources
طراحی و شبیه سازی مدار بازیافت پالس ساعت و اطلاعات نیم نرخ 5/2 گیگابیت در ثانیه
با توجه به توسعه روز افزون صنایع نیمه هادی کارایی آی سی ها پیشرفت چشمگیری داشته است. یکی از زمینه هایی که نیمه هادی ها در آن کاربرد ویژه دارند صنایع مخابرات و انتقال داده ها می باشد. در حالیکه در سال های قبل از وسایل مسی به سختی می تونستیم سرعت انتقال اطلاعات را افزایش دهیم. اما امروزه با اختراع فیبر نوری سرعت انتقال اطلاعات به میزان چشم گیری افزایش یافته و در نتیجه نیاز به مدارهای گیرنده و فرس...
15 صفحه اولمقایسه تأثیر وضعیت طاق باز و دمر بر وضعیت تنفسی نوزادان نارس مبتلا به سندرم دیسترس تنفسی حاد تحت درمان با پروتکل Insure
کچ ی هد پ ی ش مز ی هن ه و فد : ساسا د مردنس رد نامرد ي سفنت سرتس ي ظنت نادازون داح ي سکا لدابت م ي و نژ د ي سکا ي د هدوب نبرک تسا طسوت هک کبس اـه ي ناـمرد ي فلتخم ي هلمجزا لکتورپ INSURE ماجنا م ي دوش ا اذل . ي هعلاطم ن فدهاب اقم ي هس عضو ي ت اه ي ندب ي عضو رب رمد و زاب قاط ي سفنت ت ي هـب لاتـبم سراـن نادازون ردنس د م ي سفنت سرتس ي لکتورپ اب نامرد تحت داح INSURE ماجنا درگ ...
full textطراحی یک مدار بازیابی داده و ساعت برای کاربردهای با توزیع گسترده ساعت (ssc)
مدار های بازیابی داده و ساعت مدارهایی هستند که از آنها برای بازیابی داده های ارسالی از طرف فرستنده استفاده می شود. این مدارها دارای گستره کاربرد وسیع و همچنین روشهای طراحی متنوع می باشند. بسته به این که داده ارسالی به صورت گسسته باشد یا پیوسته و همچنین با در نظر گرفتن نحوه اعمال ساعت به گیرنده، می توان ساختار مناسبی را برای مدار بازیابی داده و ساعت انتخاب و پیاده سازی کرد. در این پایان نامه، از...
15 صفحه اولطراحی مدار بازیابی کلاک و داده برای شبکه های نوری بر اساس روش درونیابی فاز
در این تحقیق سعی شده مداری مناسب جهت بازیابی کلاک و داده ارائه شود که هم دارای سرعت نسبتاً بالایی بوده و هم نسبت به مدارهای موجود تا آنجا که ممکن است بهینه و مصرف توان پایین تری داشته باشد. لذا از روش درونیابی فاز استفاده کردیم که با توجه به عدم استفاده از نوسان ساز در آن، می تواند مصرف توان پایینی داشته باشد. روش استفاده شده در این تحقیق به گونه ای است که برخلاف روشهای موجود، که معمولاً از لبه ی...
15 صفحه اولبهبود مدار آشکارساز فاز- فرکانس مبتنی بر لچ پالس برای افزایش ناحیه تشخیص و فرکانس کاری مدار
این مقاله به بهبود عملکرد یک مدار آشکارساز فاز- فرکانس مبتنی بر لچ پالس میپردازد. مدار پیشنهادی شامل تولیدکننده پالس، مدار لچ شامل دو گیت وارونگر و مدار بازنشانی است. با تغییر مسیر بازنشانی و کاهش زمان آن، ناحیه کور کاهشیافته و بهتبع آن محدوده تشخیص فاز بیش از 16 درجه و فرکانس کاری مدار بیش از MHz 500 افزایشیافته است. این مدار بهجای استفاده از سیگنالهای خروجی برای بازنشانی مدار، از سیگنال...
full textطراحی PLL دو حلقه ای مبتنی بر آشکارسازی فاز پنجرهای با سرعت قفل بالا، توان مصرفی و اسپور مرجع پایین
In this paper, a dual loop PLL with short locking time, low power consumption and low reference spur is presented. The output frequency and reference frequency of the designed circuit are 3.2 GHz and 50 MHz, respectively, aimed to WiMAX applications. In the proposed circuit in locked state, some parts of the circuit could be powered off, to reduce overall power consumption. Phase detection in t...
full textMy Resources
Journal title
volume 21 issue 83
pages 11- 19
publication date 2017-11-22
By following a journal you will be notified via email when a new issue of this journal is published.
Hosted on Doprax cloud platform doprax.com
copyright © 2015-2023